"DVDXpert" - компас в мире Hi-Fi и High End техники и другой stereo и home cinema аппаратуры.
Athlon xp 3200 + |
26-10-2024 |
2. МПС КОМПЬЮТЕРА ATHLON XP 3200 +
2.1. Плата и структура
С увеличением частоты процессора, что стало возможно с использованием технологии 0.13-микрона, соединенной с архитектурой QuantiSpeed, AMD продолжает поставлять решения для высокопроизводительных целочисленных вычислений, вычислений с плавающей точкой и 3D мультимедиа на платформах x86.
Микропроцессор - это ключевой компонент в определении эффективности вычислительной системы, выполняет специфические задачи в кратчайшее время. Производительность микропроцессора - это функция двух элементов.
1. Тактовая частота процессора, измеряется в мегагерцах или гигагерцах.
2. Количество операций, выполняет процессор за один цикл, измеряется в инструкциях за такт (IPC).
Производительность = [работа выполнена за цикл] x [тактовая частота]
AMD поддерживает сбалансированную микро архитектуру с коротким конвейером, разработанным для повышения IPC.
Архитектура QuantiSpeed состоит из четырех элементов, дифференцирующих особенности, которые увеличивают производительность процессора AMD Athlon XP:
1. Девяти-поточная, суперскалярная, полностью конвейерная архитектура.
2. Суперскалярных, полностью конвейерный блок вычислений с плавающей точкой (FPU)
3. Аппаратная предварительная выборка данных
4. Увеличенные буферы быстрой трансляции адресов (TLB)
Рисунок 3: Архитектура микропроцессора AMD Athlon XP
Пояснения к рис.3:
2-way, 64KB Instruction Cache, 24-entry L1 TLB/256-entry L2 TLB - 2 канальный, 64Кб кэш инструкций, 24 входы L1 TLB/256-входив L2 TLB
Predecode Cache - кэш предварительного декодирования
Branch Prediction Table - таблица прогноза ветвления
Fetch / Decode Control - управление выборкой / декодированием
3 way x86 Instructions Decoders-3 канальный декодер инструкций
Instructions Control Unit (72 entry) - блок управления инструкциями (72 входа)
Integer Sheduler (18 entry) - целочисленный планировщик (18 входов)
IEU - (Integer Execution Unit) - блок выполнения целочисленных команд
AGU (Address Generation Unit) - блок генерации адреса
FPU (Floating Point Unit) - Stack Map / Rename - стек FPU карта / переименование
FPU Sheduler (36 entry) - FPU (блок вычисления плавающей точки) планировщик (36 входов)
FPU Register File (88 entry) - FPU регистратор файлов (88 входов)
Fstore, Fadd, Fmul - конвейеры 3DNow!, MMX ..
Load / Store Queue - Очередь загрузки / чтения
Bus Interface Unit - блок интерфейсной шины
L2 Cache 16-way, 512KB - 16 канальный L2 кэш 512KB
2-way, 64KB Data Cache, 40-entry L1 TLB/256-entry L2 TLB -
2 канальный, 64Кб кэш данных, 40 входы L1 TLB/256-входив L2 TLB
System - Система




